问答题
下图所示为单总线CPU内部框图,其中R0~R3为通用寄存器,ALU具有加、减运算功能。完成下列问题: 1)说明图中IR,PC,AR,DR,Y,Z寄存器的作用。 2)画出加法指令SUB R1,(R2)的指令周期流程图,其中“(Ri)”表示寄存器间接寻址,指令左边的操作数为目的操作数。
设某机的指令格式、有关寄存器和主存内容如下,X为寻址方式,D为形式地址,请在下表中填入有效地址E及操作数的值。
有一个2048K×16位的存储器,由若干片256K×8位的DRAM芯片构成。问: (1)需要多少片DRAM芯片...
有一个2048K×16位的存储器,由若干片256K×8位的DRAM芯片构成。问: (1)需要多少片DRAM芯片? (2)该存储器需要多少字节地址位? (3)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。
设有浮点数x=23×(+11/16),y=24×(-13/16),阶码用4位(含一位符号位)补码表示,尾数用5...
设有浮点数x=23×(+11/16),y=24×(-13/16),阶码用4位(含一位符号位)补码表示,尾数用5位(含一位符号位)补码表示,求真值x/y=?要求 (1)写出x,y的浮点数表示, (2)用补码加减交替法完成尾数除法运算。