多项选择题
A.PCB设计时候要保证SENSOR物理中心点跟CUT镜头物理中心点重合B.SENSOR易受到干扰,尽量远离主控SOC DDR等,避免因SSN影响图像质量C.包含SENSOR主板的设计,一定要注意模拟电源使用的电源的回路设计,若2.8由3.3V转,关注2.8V即可D.小信号放大器的电源布线需要特别注意,最好使用地铜皮及接地过孔隔离,避免其它EMI干扰
对于960项目中射频部分设计建议,你应该()A.尽可能的使走线的长度较短,元器件摆放的越紧凑越好(特殊要求除外...
多项选择题对于960项目中射频部分设计建议,你应该()
A.尽可能的使走线的长度较短,元器件摆放的越紧凑越好(特殊要求除外),同时,也会尽可能的保证元器件的摆放不要使走线绕来绕去B.射频链路布局需要完全根据原理图的先后顺序进行布局,优先布局成“U”形C.大铜面上同一排的过孔间距要小于λ/20D.小信号放大器的电源布线需要特别注意,最好使用地铜皮及接地过孔隔离,避免其它EMI干扰
对于网络phy部分的设计说法正确的是()A.网络芯片正下方保证参考层面有完整的地铜面,大面积与其他地连接,增加...
多项选择题对于网络phy部分的设计说法正确的是()
A.网络芯片正下方保证参考层面有完整的地铜面,大面积与其他地连接,增加抗静电性能B.网络芯片到CPU的距离尽量可能的短,如果可能,最大的走线长度尽量小于2000milC.以MII(Media Independent Interface)即媒体独立接口为例,信号线长度以时钟线为基准,TDX[0:3]and TXCLK走线长度偏差控制在±200mil以内,RXD[0:3]and RXCLK走线长度偏差控制在±200mil以内,尽量同一属性的信号线走在同一个层面并保持相同的换层过孔不超过1颗D.避免信号走线穿越电源分割区域,保持信号参考平面完整
以下关于DDR设计正确的是()A.差分信号如DQS,CLK等对内误差控制在5mil以内B.差分信号的阻抗匹配电...
多项选择题以下关于DDR设计正确的是()
A.差分信号如DQS,CLK等对内误差控制在5mil以内B.差分信号的阻抗匹配电阻始终在100ohmC.对于DDR Clock差分信号,在负载端增加100ohm的终端阻抗匹配电阻用于抑制信号反射D.DDR3时序设计需要满足信号建立时间和保持时间